XIO 2 控制器输入输出单元
XIO 2 单元
XIO 2 单元是适用于 XDR™2 DRAM 设备的高性能能效控制器。初期的控制器设计采用 32 倍频数据率信令技术,支持 9.6Gbps 的速度,可扩展至 20Gbps。 XIO 2 控制器单元的每个内存通道可支持每台 XDR 2 DRAM 设备持续不变的高达 51.2GB/s 的带宽。
XIO 2 控制器可为多个内存通道而配置,每个控制器支持一至四台 XDR 2 设备。这一可高度扩展的架构为高要求需求的游戏、图形和多核计算系统提供必需的带宽和容量。

XIO 2 控制器输入输出单元的每个宏由 4 个差分请求 (RQ) 链接、一个控制时钟 (CTL) 和不同数量的 8 位数据时钟 (DQ) 组成。RQ 链接为内存子系统提供地址和控制信息。CTL 时钟执行寄存器访问、初始化、维护和可测试性操作。每个 DQ 都能以高达 20Gbps 的数据率传输和接收数据。
增强型 FlexPhase™ 电路支持 DQ 链接上任意的每针传输和接收数据相位,以及 RQ 链接上任意的每针传输相位,而无需使轨迹长度与这些高速信号匹配。采用业界首个全差分内存架构 (FDMA),XIO 2 单元可使用超低压差分 Rambus 信令电平 (DRSL) 全速运行 RQ 和 DQ 链接。 总而言之,这些 Rambus 革新技术可提供更高的信号完整性和更低功耗。
双模态 XIO
双模态 XIO 1/2 内存控制器已经过优化,能够以卓越的能效提供高性能。双模态 XIO1/2 内存控制器能够支持 XDR 和 XDR 2 DRAM,其能效是 GDDR5 内存控制器的 3.5 倍以上。在 XDR 模式下,双模态 XIO 控制器单元能以 3.2 到 7.2Gbps 的数据传输率向 XSR DRAM 进行传输。在 XDR 2 信令模式下,双模态 XIO 的数据传输率高达 8-10Gbps,甚至更高。
双模态 XIO1/2 控制器的数据传输率具有很高的可扩展性,同时保持其卓越的能效。这是能效与性能的一次突破性结合,使 XDR 和 XDR 2 内存架构成为一款适用于多核计算、图形、游戏和消费电子的理想解决方案。
