Nous suivre:
Follow us on LinkedIn Follow us on Twitter Like us on Facebook Subscribe to our channel on YouTube Follow us on Tumblr
Partager:
| More
Press Contact:

Carolyn Robinson
Senior Manager,
Corporate Communications
(408) 462-8717
crobinson@rambus.com

Press Release

Rambus Dévoile Une Initiative De Basse Passante En Téraoctets Révolutionnaire

Des innovations vont permettre des sous-systèmes de mémoire dotés d’une bande passante en téraoctets par seconde avec un débit record de 16 Gbit/s

Rambus Developer Forum - Tokyo, Japon  - 11/28/2007   - Rambus Inc. (NASDAQ: RMBS), l’une des premières sociétés de licences de technologie au monde spécialisée dans les architectures de mémoire haut débit, a révélé aujourd’hui son projet de bande passante en téraoctets. Cette initiative comprend le développement d’innovations dans le domaine de la signalisation mémoire qui permettront des débits de données de 16 Gbit/s et la mise en œuvre d’une architecture pouvant fournir une bande passante en téraoctets par seconde (To/s) (1 téraoctet = 1,024 gigaoctets) avec un seul SoC (System-on-Chip). Grâce à la technologie développée dans le cadre de cette initiative, Rambus obtiendra un débit de données bien supérieur à celui de la mémoire la plus rapide aujourd’hui, la DRAM XDR™ 4,8 GHz de Rambus. Aujourd’hui, Rambus fera la démonstration d’un test sur semi-conducteur pour son projet de bande passante en téraoctets au RDF au Japon.

“Nous allons faire progresser la technologie de signalisation mémoire de manière considérable” explique Kevin Donnelly, vice-président sénior de l’ingénierie chez Rambus Inc. “Fidèles à la tradition d’innovation de Rambus, nos ingénieurs et chercheurs ont mis au point des technologies qui permettront la création d’architectures de mémoire en téraoctets par seconde pour les jeux, les ordinateurs et l’électronique grand public de la prochaine décennie.”

L’initiative bande passante en téraoctets de Rambus comprend des innovations remarquables pour une nouvelle génération de systèmes mémoire, telles que :

  • Débit de données 32X - 32 bits par cycle d’horloge d’entrée ;
  • FDMA (Fully Differential Memory Architecture) – La première signalisation différentielle de l’industrie pour les données et commande/adresse (C/A) ;
  • C/A FlexLink™ – La première liaison C/A point-à-point ultra-rapide de l’industrie.

Cette initiative s’inscrit dans une longue tradition de programmes de développement technologique innovateurs chez Rambus. Depuis plus de dix-sept ans, les équipes d’ingénieurs de Rambus travaillent sur des innovations qui permettent une signalisation plus rapide et des systèmes avancés. Spécialisé dans la recherche et le développement d’architectures mémoire haut débit, Rambus investit des sommes considérables dans la conception de circuits avancés, les interfaces logiques haut débit, les solutions d’interface à faible consommation d’énergie, l’ingénierie système, l’intégrité du signal, la vérification et les tests. À ce jour, les ingénieurs et chercheurs de Rambus ont développé des innovations pour lesquelles plus de 1000 brevets ont été déposés ou sont à l’étude.

L’initiative bande passante en téraoctets et ses innovations seront présentées plus en détail à l’occasion du Rambus Developer Forum (RDF) à Tokyo au Japon (28-29 novembre 2007, http://forum.rambus.co.jp/). Vous trouverez également des informations supplémentaires sur cette initiative à l’adresse http://www.rambus.com/terabyte.