Innovations issues de l'Initiative Largeur de Bande d'un Téraoctet
L'Initiative Largeur de Bande d'un Téraoctet, qui s'inscrit logiquement dans la tradition d’innovation de Rambus, est le tout dernier programme de développement technologique de la société. Depuis plus de dix-sept ans, les équipes d'ingénieurs de Rambus ont développé les innovations phares qui permettent de concevoir des systèmes évolués et une signalisation plus rapide. Engagée dans la recherche et le développement poussé d'architectures mémoire haut débit, la société Rambus s'investit très largement dans différents domaines : conception de circuits évolués, interfaces logiques haut débit, solutions à interfaces à faible consommation, ingénierie système, intégrité des signaux, vérification et test. Les innovations développées par les ingénieurs de Rambus ont abouti jusqu'à aujourd'hui à plus de 1 000 brevets et demandes de brevet dans le monde entier.
| Innovations issues de l'Initiative Largeur de Bande d'un Téraoctet | |
|---|---|
| 32X Data Rate | Transfère 32 bits de données par cycle d'horloge à chaque E/S, soit 16 fois plus que pour les systèmes mémoire à double débit de données traditionnels que l'on trouve aujourd'hui dans la plupart des produits DRAM. |
| Egalisation asymétrique | Permet d'atteindre des largeurs de bande extrêmement larges sur les systèmes mémoire nouvelle génération. L'égalisation du signal est appliquée de façon asymétrique sur la liaison établie entre le contrôleur mémoire et la DRAM. Elle améliore l'intégrité globale des signaux tout en simplifiant le dispositif DRAM et en en réduisant le coût. |
| Dynamic Point to Point (DPP) Enhanced1 | Répond aux besoins des systèmes mémoire nouvelle génération en termes de performance, d'évolutivité et de capacité. Le DPP prend désormais en charge la technologie FlexLink™ C/A, activant la fonction point-à-point dynamique pour les signalisations C/A. Le DPP permet d'étendre la capacité du système mémoire et la granularité de l'accès. |
| FlexLink™ C/A | Première liaison C/A point-à-point évolutive et ultrarapide de l'industrie. La technologie FlexLink C/A fournit des informations C/A à une DRAM via une seule liaison de communication différentielle haut débit. |
| FlexPhase™ : amélioration des réglages de synchronisation1 | Permet d'établir des relations de phase souples entre les signaux, ce qui permet un alignement précis des données sur la puce avec l'horloge. Les améliorations de la technologie FlexPhase renforcent la réactivité·et la capacité de FlexPhase vis-à-vis des systèmes mémoire très haute performance fonctionnant à des taux de données supérieurs ou égaux à 10 Gbits/s. |
| Fully Differential Memory Architecture (FDMA) | Première architecture mémoire de l'industrie à appliquer·la technologie de signalisation différentielle à toutes les connexions de signalisation clés entre le contrôleur mémoire et la DRAM. La technologie FDMA accroît la vitesse des systèmes mémoire haute performance, et en réduit le bruit et la consommation énergétique. |
| Technologie de réduction de l'instabilité | Renforce l'intégrité des signaux des liaisons de communication très haut débit. En réduisant l'instabilité, il est possible d'atteindre des performances de signalisation mémoire de 16 Gbits/s, ouvrant ainsi la voie aux niveaux de largeur de bande en téraoctets des systèmes mémoire nouvelle génération. |
1 Enhanced technology capability used for the Terabyte Bandwidth Initiative
