XDR™ メモリ アーキテクチャ
ラムバス XDR™ メモリアーキテクチャは、最少の IC を使用しながらも、現在の標準的なメモリより極めて高い性能を発揮する総合的なメモリシステムソリューションです。コンピュータアプリケーションおよび家電アプリケーションに最適な 4 バイト幅 6.4GHz XDR DRAM シングルコンポーネントは 25.6 GB/秒のピーク時メモリ帯域幅を提供します。

XDR メモリアーキテクチャの画期的なパフォーマンスを可能にする主要コンポーネントは次の通りです。
- XDR DRAM とは、標準 CMOS DRAM コアを 容量が 7.2 GHz データレートの高速インタフェイスで加速化する高速メモリICで、単一デバイスで 28.8 GB/秒までの帯域幅を提供します。
- XIO コントローラIOセルは、DRAM と同様の高速信号機能を提供しますが、トレース丈の一致の必要性をなくすFlexPhase™ 技術などの追加強化機能が搭載されています。
- XMC メモリコントローラは、ポイントツーポイント信号のシグナルインテグリティの利点を提供しながら、容量拡張を実現するダイナミックポイントツーポイントなどのイノベーションを駆使するために最適化されている、完全に合成可能な倫理的メモリコントローラです。
- XCG クロックジェネレータは、プログラム可能な 4 つの出力のあるシステムクロックを提供し、XIOおよび XDR DRAM デバイスのクロック要件を満たすことが保証されています。
