XDR 記憶體介面使用八倍資料速率﹝ODR﹞,在每個時脈週期內可傳輸 8 位元資料。ODR 在 400MHz 時脈下可達到 3.2 GHz 資料速率,並可依照頻寬需求的增加擴展至超過 8.0 GHz。
低速 400MHz 系統時脈可以在 PCB 上路由至記憶體控制器和 DRAM 裝置。在晶片上,400MHz 時脈將透過 PLL 倍增至 1.6 GHz。隨後,將以 1.6 GHz 的有效時脈在兩個時脈沿傳輸和接收資料,這樣就得到了 3.2 GHz 的資料速率。時脈與資料速率之間 1:8 的關係,使得系統能以八倍資料速率﹝ODR﹞運作。