接口 IP

使用高性能接口 IP 推动计算加速

芯片之间以及处理器和内存之间的高速互连会传输巨量数据,对于满足先进计算架构的目标性能至关重要。

Rambus 为 PCIe®、CXL™、HBM、GDDR 和 DDR 标准提供了由数字控制器 IP 组成的最先进互连和内存接口 IP。Rambus 还为 LPDDR 和 MIPI® 标准提供了数字控制器 IP,以及视频压缩和前向纠错 IP 的套件。

互连 IP

PCI Express IP 

Rambus 经过优化的高性能 PCIe 互连数字控制器 IP 核已通过硅验证,适用于 SoC、ASIC 和 FPGA。这些市场领先的高性能接口解决方案适用于人工智能/机器学习、数据中心和边缘应用。

CXL IP

Rambus CXL 互连数字控制器 IP 在 SoC、ASIC 和 FPGA 中提供行业领先的性能。这些高性能互连解决方案适用于人工智能/机器学习、数据中心和边缘应用。

MIPI IP

经过优化的高性能 MIPI CSI-2 和 DSI-2 控制器核心已通过硅验证,适用于 SoC、ASIC 和 FPGA。可用 MIPI 测试平台提供了端到端模拟 MIPI 设计的功能。

内存接口 IP

HBM IP

Rambus 提供性能高达 9.6 Gb/s 的 HBM3 内存接口 IP。Rambus HBM 数字控制器适用于人工智能/机器学习、图形和 HPC 应用。

GDDR IP

Rambus 提供 GDDR6 内存接口 IP,带来 24 Gb/s 的行业领先数据速率性能。Rambus GDDR 内存接口控制器为人工智能/机器学习、图形和网络应用提供高带宽低延迟内存。

LPDDR IP

Rambus LPDDR 数字控制器为包括手机、汽车、物联网 (IoT) 和边缘网络设备在内的低功耗应用提供高内存带宽和吞吐量。

DDR IP

Rambus 提供 DDR4 和 DDR3 内存接口 IP,带来高达 3200 MT/s 的行业领先数据速率。DDR 内存数字控制器可用于政府应用的可信代工工艺节点。

视频压缩和前向纠错 IP

VESA 视频压缩 IP

Rambus 通过硅验证的 VESA DSC 和 VESA VDC-M IP 核提供视觉无损视频压缩,并支持设计人员为手机、AR/VR和汽车应用创建一流的显示效果。这些解决方案同时支持 ASIC 和 FPGA 设计。

前向纠错 IP

在 DisplayPort 1.4 和 HDMI 2.1 应用中使用 VESA DSC 视频压缩时,Rambus 前向纠错 (FEC) IP 核可确保最终用户获得无卡顿的视觉体验。这些解决方案同时支持 ASIC 和 FPGA 设计。

数据中心的发展演变:借助 PCI Express 6.0 实现向 64 GT/s 信令速率的跃进

Download our white paper: Data Center Evolution: The Leap to 64 GT/s Signaling with PCI Express 6.1

PCI Express® (PCIe) 接口是计算机通信系统的重要组成部分,能够通过高带宽以及低延迟性在各个计算节点(如 CPU、GPU、FPGA 和特定工作负载的加速器)之间实现数据的传输。随着 AI/ML 训练等高级工作负载的带宽需求急剧上升,PCIe 6.0 将信号传输速度提升至 64 GT/s,并在标准中做出了一些迄今为止最大的改变。

市场

Data Center
AI & ML
Edge
Automotive
Government
IoT
previous arrow
next arrow
Data Center

Optimizing Capacity, Connectivity and Capability of the Cloud

AI & ML

Speed and Security for the Artificial Intelligence & Machine Learning Revolution

Edge

Catching a Tidal Wave of Data

Automotive

Providing Performance & Security for the Connected Car

Government

Securing Mission-critical Systems

IoT

Making IoT Data Safe & Fast

previous arrow
next arrow

新闻

文章

网络研讨会

Rambus logo