PCIe 2.1 控制器

PCIe 2.1 控制器(原名 XpressRICH)设计为旨在最大程度实现 PCI Express (PCIe) 2.1 的性能以及出色的设计灵活性,并可轻松集成。其向后兼容 PCIe 1.1 规范。另外还提供集成 AXI 的 PCIe 2.1 控制器(原名 XpressRICH-AXI)。该控制器为数据中心、边缘和图形领域的严苛应用提供高带宽低延迟连接。

PCIe 2.1 控制器工作原理

PCIe 2.1 控制器是可配置和可扩展的 IP,专为 ASIC 和 FPGA 的实施而设计。它支持 PCIe 2.1/1.1 规格,以及 PCI Express (PIPE) 规格的 PHY 接口。该 IP 可配置为支持端点、根端口、交换端口和双模式拓扑结构配置,可提供多种不同的使用模式。

PCIe 2.1 控制器方块图
PCIe 3.1 Controller with AXI Block Diagram
集成 AXI 的 PCIe 2.1 控制器框图

所提供的图形用户界面 (GUI) 向导使设计人员可以通过启用、禁用和调整大量参数,来根据他们的具体要求设定使用该 IP,包括数据路径大小、PIPE 接口宽度、低功耗支持、SR-IOV、ECC、AER 等,以实现最优吞吐量、延迟、大小和功耗。PCIe 2.1 控制器使用多个 PCIe VIP 和测试套件进行验证,已在生产中的成百上千个设计中通过硅验证。

数据中心的发展演变:借助 PCI Express 6.0 实现向 64 GT/s 信令速率的

Download our white paper: Data Center Evolution: The Leap to 64 GT/s Signaling with PCI Express 6.1

PCIe 接口是计算机通信系统的重要组成部分,能够通过高带宽以及低延迟性在各个计算节点(如 CPU、GPU、FPGA 和特定工作负载的加速器)之间实现数据的传输。随着 AI/ML 训练等高级工作负载的带宽需求急剧上升,PCIe 6.0 将信号传输速度提升至 64 GT/s,并在标准中做出了一些迄今为止最大的改变。

解决方案产品

来自博客

新闻

文章

网络研讨会

Rambus logo