LPDDR4 控制器

Rambus LPDDR4 控制器核心(源自 Northwest Logic)设计用于需要高内存吞吐量、低功耗的应用,包括手机、汽车、物联网 (IoT)、笔记本电脑 PC 和边缘网络设备。

LPDDR4 控制器工作原理

LPDDR4 控制器使用简单的本地接口接受命令,并将其转换为 LPDDR4 设备所需的命令序列。该核心还能够执行所有初始化、刷新和断电功能。

核心使用存储体管理模块监控每个 LPDDR 存储体的状态。存储体仅在必要时打开或关闭,以最小化存取延迟。

核心会在命令队列中将多个命令排队。这将允许到高度随机的地址位置的短传输以及到连续地址空间的更长传输实现最优带宽利用率。命令队列还用于适时地执行前视激活、预充电和自动预充电,进一步提高总体吞吐量。

LPDDR4 Controller Core Block Diagram
LPDDR4 Controller Core Block Diagram

该核心具有所有内存时序参数和配置设置的运行时可编程输入。这可确保兼容所有 LPDDR4 配置。

可以选择随核心交付多端口前端和重排序核心等附加核心。该核心以与目标 LPDDR PHY 集成并经过验证的方式交付。

解决方案产品

协议兼容性

协议 数据速率 (Gbps) 应用
LPDDR4 3.2 手机、汽车、人工智能

资源

新闻

相关文章

网络研讨会

Rambus logo