DDR5 伺服器電源管理 IC (PMIC)

Rambus DDR5 PMIC 可支援廣泛的伺服器暫存器 DIMM (RDIMM) 效能與容量配置。PMIC5030 將被用於所有的 RDIMM 8000 設計。此外,PMIC5020 還可支援 MRDIMM 8800,而 PMIC5030 則將被用於 MRDIMM 12800 模組。

產品描述零件編號Product Brief應用
PMIC5000 高電流電源管理 ICP1945XXGxxDownload DDR5 Server Power Management ICs (DDR5 PMICs) Product Brief伺服器 RDIMM 4800 – 7200
PMIC5010 低電流電源管理 ICP1943XXGxxDownload DDR5 Server Power Management ICs (DDR5 PMICs) Product Brief伺服器 RDIMM 4800 – 7200
PMIC5020 極限電流電源管理 ICP1947XXGxxDownload DDR5 Server Power Management ICs (DDR5 PMICs) Product Brief4800 – 7200、MRDIMM 8800
PMIC5030 第二代伺服器電源管理 IC

P2965XXGxx

 RDIMM 8000、MRDIMM 12800

DDR5 伺服器 PMIC 運作原理

為了在預期的功耗範圍内維持高可靠性的同時實現更高效能,DDR5 相較於上一代 DDR4 採用了多項記憶體模組架構的改進設計。其中一項變革是將電源管理 IC 從主機板移至個別的 DDR5 記憶體模組上。

DDR5 模組整合式 PMIC 接收 12V 輸入電壓,並生成 DDR5 模組上的各元件所需的不同電壓等級。此設計可節省主機板空間,並免除了為記憶體模組全面配置用例所設計的主機板端電壓調節器。

將 PMIC 置於 DDR5 DIMM 上後,電源管理可依系統配置中記憶體模組數量逐步擴展,具備彈性擴充性。此種電源架構的另一項優勢是,可大幅減少傳輸網路中的電壓壓降 (IR drop) 問題,因為系統是將高電壓 12V 電源直接供應至模組,而非從主機板經過連接器傳送 1V 至記憶體模組。這可為 DIMM 上敏感元件提供更嚴謹的電壓容差,有助於達成 DDR5 更高的效能目標。

The Rambus DDR PMICs

DDR5 伺服器 PMIC(PMIC5000、5010、5020)的特色

  • 支援 I2C 與 I3C Basic 匯流排串列介面
  • 符合或超越所有 JESD300-5 效能規範,支援 I2C Basic匯流排串列介面高達 1 MHz、I3C Basic 匯流排串列介面高達5 MHz
  • 同位錯誤檢查與封包錯誤檢查 (PEC) 功能
  • 支援頻內中斷 (IBI) 功能
  • VIN_Bulk 輸入運作電壓範圍25V 至 15V
  • VIN_Mgmt 輸入運作電壓範圍 3V 至6V
  • 四組降壓開關穩壓器(SWA、SWB、SWC、SWD)與三組低壓差穩壓器(VBias、8V、VOUT_1.0V)
  • 寫入保護與可程式化操作模式
  • I2C 匯流排支援0V 至 3.3V 標稱 I/O 電壓等級標準下運行
  • I3C Basic 匯流排支援0V、1.1V 及 1.2V 標稱 I/O 電壓等級標準下運行
  • I3C Basic 匯流排於推挽與開漏驅動模式間的動態驅動切換功能
  • 運行溫度範圍為 -100°C 至 +125°C
  • 35 引腳散熱強化型 FCQFN 封裝
DDR5 PMIC Pinout
Rambus logo